快速發布采購 管理采購信息

山西十一选五直播开奖记录:ADS7841是一款4通道 12位采樣模數轉換器

時間:2019-6-3, 來源:互聯網, 文章類別:元器件知識庫

山西十一选五任五遗漏数据 www.oqyfo.com ADS7841是一款4通道,12位采樣模數轉換器(ADC),具有同步串行接口。分辨率可編程為8位或12位在200kHz吞吐速率和+ 5V電源下,典型功耗為2mW。 參考電壓(VREF)可以在100mV和VCC之間變化,提供0V至VREF的相應輸入電壓范圍。該設備包括關閉模式,可將功耗降低到低于

15μW。ADS7841的工作電壓低至2.7V。低功耗,高速和板載多路復用器ADS7841適用于電池供電系統,如個人數字助理,便攜式多通道數據記錄器,和測量設備。串行接口還為遠程數據采集提供低成本隔離。該ADS7841采用DIP-16或SSOP-16封裝并指定在-40°C至+ 125°C(1)的溫度范圍內。

特征

單電源:2.7V至5V

4通道單端或2通道差分輸入

最高200kHz轉換速率

±1LSB MAX INL和DNL

沒有丟失的代碼

72dB SINAD

串行接口

DIP-16或SSOP-16封裝

MAX1247的備用源

ADS7841ES:+ 125°C版本

應用

數據采集

測試和測量

工業過程控制

個人數字助理

電池供電系統

PIN配置,頂視圖

PIN說明

1 + VCC電源,2.7V至5V

2 CH0模擬輸入通道0

3 CH1模擬輸入通道1

4 CH2模擬輸入通道2

5 CH3模擬輸入通道3

6 COM模擬輸入的接地參考。在單端模式下設置零代碼電壓。將此引腳連接到地或參考地點。

7 SHDN關機。當為低電平時,器件進入極低功耗關斷模式。

8 VREF參考電壓輸入

9 + VCC電源,2.7V至5V

10 GND地

11 MODE轉換模式。低電平時,器件始終執行12位轉換。高電平時,分辨率由MODE位設置

CONTROL字節。

12 DOUT串行數據輸出。數據在DCLK的下降沿移位。當CS為高電平時,此輸出為高阻抗。

13 BUSY忙輸出。當CS為高電平時,此輸出為高阻抗。

14 DIN串行數據輸入。如果CS為低電平,則數據在DCLK的上升沿鎖存。

15 CS片選輸入??刂譜皇斃蠆⑵粲么惺淙?輸出寄存器。

16個DCLK外部時鐘輸入。該時鐘運行SAR轉換過程并同步串行數據I / O.

運作理論

ADS7841是一款經典的逐次逼近型寄存器(SAR)ADC。該架構基于電容重新分配,其本質上包括采樣 - 保持功能。該轉換器采用0.6μsCMOS工藝制造處理。該設備需要外部參考和外部參考時鐘。它采用2.7V至5.25V的單電源供電。該外部參考電壓可以是100mV和100mV之間的任何電壓+ VCC。參考電壓的值直接設定轉換器的輸入范圍。平均參考輸入電流取決于ADS7841的轉換速率。轉換器的模擬輸入是差分輸入通過四通道多路復用器提供。 輸入可以是提供COM引腳上的電壓(其中通常使用四個中的兩個來區分或差分輸入通道(CH0 - CH3)。具體配置是可通過數字接口選擇。

ADS7841的基本操作

模擬輸入

下圖顯示了輸入多路復用器的框圖ADS7841。轉換器的差分輸入是從參考COM的四個輸入之一派生而來四個輸入中的一個或兩個。該控制位通過DIN引腳串行提供,

當轉換器進入保持模式時,電壓+ IN和-IN輸入之間的差異(如下圖所示)在內部電容陣列上捕獲。該-IN輸入上的電壓限制在-0.2V和-0.2V之間1.25V,允許輸入拒絕小信號+ IN和-IN輸入共有。 + IN輸入有范圍為-0.2V至+ VCC + 0.2V。模擬輸入上的輸入電流取決于設備的轉換率。 在樣本期間,源必須對內部采樣電容充電(通常為25pF)。電容器充滿電后,那里沒有進一步的輸入電流。電荷轉移率轉換器的模擬源是轉換率的函數。

參考輸入

外部參考設置模擬輸入范圍。該ADS7841的工作參考范圍為100mV至+ VCC。請記住,模擬輸入是

+ IN輸入和-IN輸入之間的差異,請參閱上圖2例如,在單端模式下,為1.25V參考,并且COM引腳接地,選擇輸入通道(CH0-CH3)將正確數字化信號范圍為0V至1.25V。如果COM引腳連接到0.5V,所選通道的輸入范圍為0.5V至1.75V。關于參考輸入有幾個關鍵項及其寬電壓范圍。隨著參考電壓的降低,每個數字輸出代碼的模擬電壓權重也減少了。這通常被稱為LSB(最少有效位大小并且等于參考電壓除以4096. ADC中固有的任何失調或增益誤差就LSB大小而言,似乎會增加作為參考電壓降低。例如,如果給定的偏移量轉換器是2LSB,具有2.5V參考電壓,然后通?;峋哂?.5V參考電壓的10LSB。在每種情況下,實際器件的偏移量相同,為1.22mV。同樣,數字化輸出的噪聲或不確定性將會隨著LSB尺寸的減小而增加。參考電壓為100mV,LSB尺寸為24μV。這個級別低于設備的內部噪音。結果,數字輸出代碼將不穩定,并且在a的平均值附近變化

LSB的數量。輸出代碼的分配將是通過簡單的平均可以降低高斯噪聲和噪聲連續轉換結果或應用數字濾波器。使用較低的參考電壓時,應注意提供干凈的布局,包括足夠的旁路,干凈(低噪聲,低紋波)電源,低噪聲參考,和低噪聲輸入信號。因為LSB尺寸較小,轉換器對附近的數字也會更敏感信號和電磁干擾。

進入VREF輸入的電壓不是直接緩沖的驅動電容數模轉換器(CDAC)ADS7841的一部分。通常,輸入電流為3μA,2.5V基準電壓。此值將因此而異微安取決于轉換結果。該參考電流直接隨兩次轉換而減小速率和參考電壓。作為當前的參考在每個位決定上繪制,為轉換器提供更多時鐘在給定的轉換期內快速不會減少參考電流的總電流消耗。數字接口下圖顯示了ADS7841的典型工作原理數字接口。這個圖假定了源的數字信號是微控制器或數字信號處理器帶有基本的串行接口(注意數字輸入是過壓容限高達5.5V,無論+ VCC如何)。每處理器和轉換器之間的通信由八個時鐘周期組成。一次完整的轉換即可通過三個串行通信來完成DCLK輸入上共有24個時鐘周期。

前八個時鐘周期用于提供控制通過DIN引腳字節。轉換器有足夠的時候有關以下轉換的信息以設置輸入多路復用器適當,它進入收購(樣本)模式。經過三個時鐘周期后,控制字節為完成并且轉換器進入轉換模式。在此時,輸入采樣保持進入保持狀態模式。接下來的十二個時鐘周期實現了實際模數轉換。第十三個時鐘周期是轉換結果的最后一位需要?;褂腥魴枰敝又芷誆拍芡瓿勺詈笠桓鱟紙冢―OUT將是低)。

技術文章分類
相關技術文章